LMT

  • Увеличить размер шрифта
  • Размер шрифта по умолчанию
  • Уменьшить размер шрифта

SDK-6.1

SDK61_rotateНазначение

Учебный лабораторный комплекс SDK6.1 предназначен для изучения основ проектирования современных электронных модулей на базе микросхем программируемой логики средней степени интеграции. SDK–6.1 также может использоваться для создания прототипов встраиваемых систем автоматического управления и сигнальной обработки, в том числе измерительных приборов и контроллеров–регистраторов.
Комплекс SDK–6.1 может быть использован для обучения студентов по направлению «Информатика и вычислительная техника» и смежным с ним направлениям в рамках лабораторных работ по курсам:

  • Функциональная схемотехника ЭВМ;
  • Методы проектирования вычислительных устройств на ПЛИС;
  • Языки структурно–функционального описания (ЯСФО).

Кроме учебных и исследовательских целей комплекс может использоваться:

  • В качестве экспериментальной базы апробации сложных алгоритмов обработки сигналов, методов проектирования систем на базе ПЛИС и других решений в рамках проведения научных исследований и подготовки диссертационных работ.
  • В качестве прототипа при разработке разнообразных электронных модулей – контроллеров и приборов – на предприятиях приборостроительной отрасли.
  • Для автоматизации лабораторных исследований и простых технологических процессов в лабораториях и на производстве.

Особенности стенда SDK–6.1

  • ПЛИС семейства Cyclone фирмы Altera, установленная в SDK–6.1, обладает достаточной емкостью для реализации проектов различной сложности: от простых автоматов до процессорного ядра NIOS/NIOSII (Altera)
  • Стенд оснащен подсистемой памяти (FLASH, SRAM, EEPROM), необходимой для построения полнофункционального вычислительного ядра.
  • Допускается хранение во внутренней FLASH–памяти и загрузка по выбору до 16 различных конфигурационных файлов ПЛИС.
  • SDK–6.1 может функционировать автономно, без подключения к инструментальному компьютеру.
  • Ввод конфигурационного файла с ПК в ПЛИС может осуществляться через порты RS–232С или USB, или по интерфейсу JTAG (IEEE 1149.1) с помощью адаптера ByteBlaster (Altera) или совместимого с ним адаптера BBA–1.0 (ООО «ЛМТ»).
  • JTAG–порт обеспечивает поддержку механизмов внутрисистемной отладки.

Технические и эксплуатационные характеристики

Контроллер SDK–6.1 поставляется в 2 модификациях: базовой и расширенной.

Модификация

Описание

SDK–6.1

Базовая модификация с установленной ПЛИС EP1C3T144.

SDK–6.1/E

Расширенная модификация с установленной ПЛИС EP1C6T144, внешним ОЗУ 512 Кб, загрузкой конфигурационных файлов через USB.

  • Основная ПЛИС (для SDK–6.1) EP1C3T144 (Altera) – 2910 логических ячеек, 59 Кбит ОЗУ
  • Основная ПЛИС (для SDK–6.1/E) EP1C6T144 (Altera) – 5980 логических ячеек, 92 Кбит ОЗУ
  • Вспомогательная ПЛИС EPM3128ATC100 (Altera) – 128 макроячеек, 8 LAB
  • Внешняя FLASH–память 1 Мб/2 Мб (SDK–6.1 / SDK–6.1/E)
  • Внешняя память EEPROM 256 байт, подключение по интерфейсу I2C
  • Внешняя память SRAM 0,5 Мб (для SDK–6.1/E)
  • Каналы ввода–вывода
    • Дискретные порты ввода–вывода (для SDK–6.1) – 24 шт.
    • Дискретные порты ввода–вывода (для SDK–6.1/E) – 22 шт.
  • Консоль оператора
    • Символьный ЖКИ, 16 * 2
    • Двухпозиционные переключатели – 8 шт.
    • Кнопка тактовая, 1 шт.
    • Управляемые светодиоды – 9 шт.
  • Интерфейсы
    • Инструментальный интерфейс (для SDK–6.1) – RS–232C (гальванически изолированный), JTAG (IEEE 1149.1)
    • Инструментальный интерфейс (для SDK–6.1/E) – RS–232C (гальванически изолированный), JTAG (IEEE 1149.1), USB
  • Габаритные размеры: 155 * 125 * 33 мм
  • Напряжение питания: 12 ± 20% В DC
  • Потребляемый ток: 450 мА
  • Модуль расширения: SDX–09

Структурная схема SDK–6.1/E

sdk-6.1 struct

Инструментальные средства

Разработка проекта и генерация конфигурационного файла для стенда SDK–6.1 производится в коммерческой инструментальной среде Quartus II (Altera). Можно использовать свободно распространяемую версию данного продукта Quartus II Web Edition (с сокращенной библиотекой IP–компонент). Загрузка конфигурационного файла в стенд (в основную ПЛИС) через интерфейс RS–232C/USB производится при помощи специальной утилиты sdk61fw, которая входит в комплект поставки. Кроме того, загружать конфигурационный файл в основную и вспомогательную ПЛИС можно при помощи адаптера BBA–1.0 из среды Quartus II.

Поддержка

http://embedded.ifmo.ru – документация, методические пособия, электрические схемы, инструментальные средства, исходные тексты программ, примеры выполненных проектов, FAQ, форум.

 

Поиск

Запущена электронная лаборатория для метрологических исследований

Комплексная электронная лаборатория на базе оборудования и программного обеспечения фирмы National Instruments, предназначенная для проведения метрологических исследований, запущена в эксплуатацию совместно с кафедрой вычислительной техники НИУ ИТМО.

compact-daq

Введено в эксплуатацию новое оборудование

Совместно с кафедрой вычислительной техники НИУ ИТМО введено в эксплуатацию оборудование Rohde & Schwarz и Teseq  для  испытаний разрабатываемых
электронных устройств на соответствие требованиям электромагнитной совместимости по стандартам IEC/EN 61000, СISPR 16, ГОСТ Р 51317.

rohde

OPC-сервер

Разработан OPC-сервер для систем телемеханики (СУМЭ, АСУНО, АСКУЭ). Данный продукт позволяет подключать SCADA-системы с OPC-интерфейсом, разработанные при помощи таких программных комплексов, как TRACE MODE (AdAstra Research Group Ltd.), Телескоп+ 4 (ЗАО "НПФ ПРОРЫВ") и др.

Награды

Учебный лабораторный комплекс был отмечен серебряной медалью на ХV международной выставке-конгрессе «Высокие технологии. Инновации. Инвестиции» в рамках проекта «Учебный комплекс для проектирования встраиваемых систем на базе агрегатно-аспектного подхода».


МНЛ


(c) 1998 - 2013 ООО «ЛМТ» 199034, Санкт-Петербург, Васильевский остров, Биржевая линия, 16 Тел: (812) 457-18-24